Новое в Expedition tm Enterprise PDF

Description
Новое в Expedition tm Enterprise Оглавление DxDesigner 2 Просмотрщики 2 Удержание Информации Упаковки при Копировании 3 Улучщения Упаковщика 3 RefDes Start 3 RefDes Page Incr 4 Множество одновременнных

Please download to get full document.

View again

of 48
All materials on our website are shared by users. If you have any questions about copyright issues, please report us to resolve them. We are always happy to assist you.
Information
Category:

Research

Publish on:

Views: 37 | Pages: 48

Extension: PDF | Download: 0

Share
Transcript
Новое в Expedition tm Enterprise 7.9.2 Оглавление DxDesigner 2 Просмотрщики 2 Удержание Информации Упаковки при Копировании 3 Улучщения Упаковщика 3 RefDes Start 3 RefDes Page Incr 4 Множество одновременнных опций Ref Des 4 Исключение Листов при Печати 5 В Project Settings добавлены Аннотации 5 Опции Отображения 6 Опция Толщина Линии при Печати 6 Новый EDIF Netlister 7 Новый Part Lister 7 Пиктограмы DxDesigner 8 Variant Manager 8 HyperLynx Analog 9 Поддержка AMS2010.2a 9 Значения Параметров Переменных 9 Поддержка Подсхем 10 I/O Designer 11 Автоматическое Обновление Библиотек FPGA 11 Улучшения Библиотек Компонентов FPGA 12 Поддержка Новых Библиотек Компонентов и ПО Производителя 12 Стандартные Стандарты В/В 12 Улучшенное Описание Сигналов 12 Режим PCB Librarian 13 Общие Улучшения Производительности и Маршрута 14 Отеделение Маршрута Экспорта и Обновления Схемы 14 Улучшение Производительности 14 Улучшение Производительности Распутывания 14 Expedition PCB 15 Новые Шаблоны MVO 15 Улучшение Падстеков при выполнении Push 15 Сравнение Элементов Ячеек 16 Проверка DRC внутри одной и той же цепи при Dynamove 16 OpenGL 16 XtremePCB 17 Удаленный Старт Сервера 17 Выходы из BGA 17 Разработка RF 18 Улучшена интеграция с ADS для Меандров 18 Улучшена интеграция с AWR 19 Изготовление 20 Manufacturing Output Automation (MOA) 20 Автоматизация и Создание Чертежей 22 Настройка Чертежа 22 Автоматизация Чертежей 23 Назначение Текста Переменной 24 Расширенная Печать и PDF 24 Порядок Слоев 25 Заголовки и Подписи 25 Интеграция vsure с Expedition Enterprise 28 Constraint Entry System (CES) 31 Улучшено удобство 31 Улучшена Настройка ГИП 32 Стандартный Дифф. Импеданс 33 Упрощенное Слияние Повторных Блоков 34 Повторное Использование Собственных Огрвничений 34 Улучшение Редактирования Ограничений 35 Резервирование Проекта 36 Лицензия CES Automation 36 DMS 37 Улучшения Разработки/Общие 37 DMS Component Researcher 37 Document Manager 38 Вставка Повторных Блоков 39 Возможности Библиотекаря 40 Инструмент Верификации Центральной Библиотеки 40 Синхронизация Component Part 41 Массовые Операции в DMS Librarian 42 Поддержка Продинутого Изменения Пинов (DMS Librarian) 43 Возможности Admin 44 Мтграция из Пердыдущего Релиза нажатием на кнопку 44 Postgres Backup и Restore 45 Автоматизация Обновления Postgres Database Server (8.3 в 9.0) 45 DMS Connector Manager 46 Легкие в использовании Технологии DMS 47 Прдвинутые Мастера Модели данных 47 Обновление Модели Данных 48 Улучшенное Управление Окнами 49 Expedition Enterprise Expedition Enterprise версии 2007, пере-именованный в Июне 2010 как Expedition Enterprise 7.9, имел девять релизов обновлений содержавших улучшения и обновления, многие из которых основанны на прямых запросах пользователей. Этот релиз EE является дополнительным. В нем есть много улучшений. Они подробно описаны в этом документе. Для получения информации об изменения произошедших в релизах с по , или EE 7.9, или 7.9.1, пожалуйста перейдите в соотвествующие документы Новое в для каждого релиза. Для релиза EE , документа Новое в не существует, т.к. он содержал только исправление ошибок. Новое в EE Стр. 1 DxDesigner Просмотрщики Как отмечено ранее, есть два встроенных в DxDesigner просмотрщика, eexp и edxdesigner. Оба имеют низкую цену, и позволяют просматривать топологию и схему с возможностью кросс-ссылок в маршруте Expedition Enterprise: edxdesigner Schematic View доступен из Expedition PCB для кросс-ссылок и размещения компонентов из схемы. eexp Layout View доступен из DxDesigner доступен из DxDesigner для руководства разработкой топологии и просмотра с полными возможностями кросс-ссылок. Оба просмотрщика обеспечивают взаимодействие в критических разработках, необходимое в современных проектах с высокой плотностью, без траты дорогостоящей лицензии полноценных редакторов. Снимок данных схемы автоматически генерируется когда разработчик топологии запускает шаг Прямой Аннотации, который приводит к размещению новых компонентов в топологию. Это гарантирует что разместятся компоненты из точной версии логических данных проекта. Как только разработчик топологии завершит процесс, шаг Обратной Аннотации автоматически генерирует Layout View, для использования в следующем цикле изменений проекта или ECO от разработчиков схемы. Польза: Обеспечивает необходимой документацией для работы с субподрядчиками или дизайн центрами, без необходимости наличия дополнительных лицензий на приложения. Новое в EE Стр. 2 Удержание Упаковочной Информации при Копировании Иногда полезно сохранять информацию об упаковке (номера пинов и порядковые номера) при копировании, например части схемы, одного и более листов, одного или более блоков, как внутри, так и между проектами. DxDesigner теперь имеет такие возможности. Польза: Поддержание важной информации при копировании элементов. Улучшения Упаковщика Упаковщик обеспечивает больший контроль назначения RefDes по листам и иерархии проекта. RefDes Start Количество знаков установленное в RefDes Start, включая нули, устанавливает минимальное количество знаков в Reference Designator. Новое в EE Стр. 3 RefDes Page Incr Устанавливает шаг значения Reference Designators в последовательности страниц иеарархического блока схемы. Этот атрибут, совместно с атрибутом RefDes Start позволяет контролировать нумерацию Ref Des по всем страницам схемы. Множество одновременных опций Ref Des К иерархическому блоку можно применить сразу множество атрибутов: RefDes Prefix, RefDes Suffix, RefDes Start, и RefDes Incr. Польза: Больше контроля в назначении порядковых номеров. What s New in EE Стр. 4 Новый EDIF Net Lister В этом релизе появился новый EDIF net lister который можно использовать как для плоских так и для иерархических распечаток. В нем улучшен ГИП. Польза: Легче пользоваться. Новый Part Lister Переработан part lister для обеспечения расширенного набора старого и нового интерфейса пользователя. Кроме того можно использовать интерфейс командной строки. Польза: Больше гибкости в использовании. Новое в EE Стр. 5 Пиктограммы DxDesigner В ГИП DxDesigner добавлены Пиктограммы. Польза: Легче навигация. Variant Manager Variant Manager теперь поддерживает выдачу в BOM атрибутов пользователя. Польза: Более аккуратный BOM. Новое в EE Стр. 6 HyperLynx Analog HyperLynx Analog обеспечивает улучшенную поддержку. AMS2010.2a : EzWave, Eldo & Questa ADSM Только AMS версия квалифицированна для HLA Кроме того, HyperLynx Analog включает поддержку Windows 7 для Eldo, Questa и EzWave. Значения Переменных Параметров HyperLynx Analog Simulation Engine (HLASE) теперь допускает выражения в правой стороне оператора.param, которые включают ссылки на параметры и простые математические операции. Несколько параметров в этой библиотеке используют эти новые возможности начиная с выделенного оператора.param. Польза: Конвертер PSpice теперь способен транслировать модели PSpice с выражениями переменных параметров. Новое в EE Стр. 7 Поддержка Подсхем Подсхемы часто используются в моделях SPICE, поэтому эти возможности не являются чем то новым в моделях этого типа, просто HLASE улучшен поддержкой этих сильных возможностей моделирования. В этом примере, нетлист верхнего уровня SPICE показан слева. Он содержит ссылку на подсхему IDC10S60_L3, которая выделена на картинке. С правой стороны, модель для подсхемы IDC10S60_L3, которая содержит ссылку на другую подсхему SCS_SCHOTTKY_600_L3. Польза: Ранее, HLA не включал подсхемы. Пользователь должен был копировать/вставлять эти модели в нетлист для моделирования и вручную редактировать его. Новое в EE Стр. 8 I/O Designer Автоматическое обновление Библиотек FPGA Теперь поддерживается как автоматическое так и ручное обновление Библиотек FPGA. SupportNet ментора является стандартных сервером обновления, можно также использовать локальный сервер. I/O Designer также автоматически проверяет наличие обновлений и предлагает их установку. Кроме того, можно автоматически или через меню создавать резерв библиотеки и восстанавливаться. Восстановление библиотеки можно установить на конкретное время. Польза: Гарантируется использование последней версии библиотек FPGA. Новое в EE Стр. 9 Улучшение Компонентов Библиотек FPGA Поддержка Новых Библиотек Компонентов FPGA и ПО Производителей В этот релиз добавлены новые библиотеки производителей. Включая: Lattice isplever 8.1 SP1 Xilinx ISE12.3, 12.4, 13.1 поддерживается ограничение INTERNAL VREF Actel Designer 9.0 SP3, 9.1 Altera Quartus 10.1 SP1 поддерживается ограничение XSTL INPUT ALLOW SE BUFFER Стандартные Стандарты В/В Для I/O и дифф. сигналов есть стандартные назначения. Улучшенное Описание Сигналов Описание Сигналов теперь содержит указание на Vendor I/O и типы Vcc. Польза: Доступ к последним библиотекам моделей компонентов FPGA. Новое в EE Стр. 10 Режим PCB Librarian Новый режим PCB Librarian соответствует роли Библиотекаря PCB. Когда проект в режиме Librarian, традиционный полный набор панели иструментов заменяется одиночной командной строкой, а меню и настройки упрощаются, отображая только необходимые команды и пукты ввода. Шаги, зависящие о состояния, позволяют задать конфигурацию Центральной Библиотеки, выбрать компонент FPGA, автоматически генерировать\редактировать символы и экспортировать их в Центральную библиотеку По окончании, символы и компоненты записываются прямо в Центральную Библиотеку. Польза: Рационализация процесса создания Библиотеки. Новое в EE Стр. 11 Общие Улучшения Производительности и Маршрута В релизе I/O Designer есть несколько общих улушений. Разделены Маршруты Экспорта и Обновления Схемы Маршрут Schematic Update отделен от маршрута Schematic Export. Есть новые настройки диалогов Project и Project Settings. Можно также открыть не-определенный проект. Улучшение Производительности Улучшение производительности приводит к тому, что на больших проектах I/O Designer работает в 2.5 раза быстрее чем ранее. Улучшена Производительность Распутывания Увеличена скорость выполнения распутывания в случаях когда одна цепь перекрывает все остальные. Польза: В I/O Designer быстрее и легче работать. Новое в EE Стр. 12 Общие Улучшения в Expedition В этом релизе есть множество улучшений всего маршрута. Они описаны в данном разделе. Новые Шаблоны MVO По запросам пользователей добавлены новые массивы MVO. Эти новые шаблоны показаны ниже. Польза: Пользователь имеет больший выбор шаблонов, что позволяет ускорить разработку. Улучшенные Стеки Площадок при Выполнении Push В предыдущем релизе, при выполнении команды push на сквозных компонентах, площадки зеркально отображались между слоями, предполагая использование площадок Mount и Opposite side. В EE улучшено определение Падстека, добавлена установка соответствия площадок по слоям для предотвращения зеркального отображения. С этого релиза Through Padstack имеет определение площадок Top и Bottom, которые применяются при выполнении push. Польза: Дополнительное определение площадок top и bottom наиболее полезно когда размеры площадок различаются на top и bottom из-за различий процесса пайки. Новое в EE Стр. 13 Сравнение Элементов Ячейки Expedition PCB имеет новые возможности для сравнения между элементами ячеек внутри топологии и внутри библиотеки. Это позволяет разработчику понять какие изменения были сделаны в элементах ячеек при разработке топологии. Можно сконфигурировать какие специфические проверки делать и любые различия отражаются в окне Message, с кросс-ссылками в графику. Польза: Уменьшается шанс ошибки и лучше понимание предыдущего редактирования ячеек. DRC Той же Самой Цепи при Выполнении Dynamove При использовании Extended Pad entry с Any Angle для ПО, может быть трудно выполнить Dynamove ПО т.к. оно использует минимальный зазор между площадками. Данная функция улучшена для облегчения скольжения ПО по границе зазора площадки при использовании Any Angle, позволяя оптимально позиционировать ПО. Польза: Ускорение разработки при поддержани
Related Search
Similar documents
View more...
We Need Your Support
Thank you for visiting our website and your interest in our free products and services. We are nonprofit website to share and download documents. To the running of this website, we need your help to support us.

Thanks to everyone for your continued support.

No, Thanks